TY - JOUR AU - Auth, C. AU - Buehler, H. AU - Cappellani, A. AU - Choi, H. -. h. AU - Ding, G. AU - Han, W. AU - Joshi, S. AU - McIntyre, B. AU - Prince, M. AU - Ranade, P. AU - Sandford, J. AU - Thomas, C. PY - 2008 DA - 2008// TI - 45 nm High-k+Metal Gate Strain-Enhanced Transistors JO - Intel Technol J VL - 12 ID - Auth2008 ER - TY - CHAP AU - Yu, B. AU - Wang, H. AU - Joshi, A. AU - Xiang, Q. AU - Ibok, E. AU - Lin, M. -. R. PY - 2001 DA - 2001// TI - 15 nm Gate Length Planar CMOS Transistor BT - IEDM Tech Dig ID - Yu2001 ER - TY - CHAP AU - Doris, B. AU - Ieong, M. AU - Kanarsky, T. AU - Zhang, Y. AU - Roy, R. A. AU - Dokumaci, O. AU - Ren, Z. AU - Jamin, F. -. F. AU - Shi, L. AU - Natzle, W. AU - Huang, H. -. J. AU - Mezzapelle, J. AU - Mocuta, A. AU - Womack, S. AU - Gribelyuk, M. AU - Jones, E. C. AU - Miller, R. J. AU - Wong, H. S. P. AU - Haensch, W. PY - 2002 DA - 2002// TI - Extreme Scaling with Ultra-Thin Si Channel MOSFETs BT - IEDM Tech Dig ID - Doris2002 ER - TY - JOUR AU - Doyle, B. AU - Arghavani, R. AU - Barlage, D. AU - Datta, S. AU - Doczy, M. AU - Kavalieros, J. AU - Murthy, A. AU - Chau, R. PY - 2002 DA - 2002// TI - Transistor Elements for 30 nm Physical Gate Lengths JO - Intel Technol J VL - 6 ID - Doyle2002 ER - TY - STD TI - Chau R, Doyle B, Doczy M, Datta S, Hareland S, Jin B, Kavalieros J, Metz M: Silicon Nano-Transistors and Breaking the 10 nm Physical Gate Length Barrier. 61st Device Research Conference 2003; Salt Lake City, Utah (invited talk) ID - ref5 ER - TY - CHAP AU - Tyagi, S. AU - Auth, C. AU - Bai, P. AU - Curello, G. AU - Deshpande, H. AU - Gannavaram, S. AU - Golonzka, O. AU - Heussner, R. AU - James, R. AU - Kenyon, C. AU - Lee, S. -. H. AU - Lindert, N. AU - Miu, M. AU - Nagisetty, R. AU - Natarajan, S. AU - Parker, C. AU - Sebastian, J. AU - Sell, B. AU - Sivakumar, S. AU - St Amur, A. AU - Tone, K. PY - 2005 DA - 2005// TI - An advanced low power, high performance, strained channel 65 nm technology BT - IEDM Tech Dig ID - Tyagi2005 ER - TY - CHAP AU - Natarajan, S. AU - Armstrong, M. AU - Bost, M. AU - Brain, R. AU - Brazier, M. AU - Chang, C. -. H. AU - Chikarmane, V. AU - Childs, M. AU - Deshpande, H. AU - Dev, K. AU - Ding, G. AU - Ghani, T. AU - Golonzka, O. AU - Han, W. AU - He, J. AU - Heussner, R. AU - James, R. AU - Jin, I. AU - Kenyon, C. AU - Klopcic, S. AU - Lee, S. -. H. AU - Liu, M. AU - Lodha, S. AU - McFadden, B. AU - Murthy, A. AU - Neiberg, L. AU - Neirynck, J. AU - Packan, P. AU - Pae, S. AU - Parker, C. AU - Pelto, C. AU - Pipes, L. AU - Sebastian, J. AU - Seiple, J. AU - Sell, B. AU - Sivakumar, S. AU - Song, B. AU - Tone, K. AU - Troeger, T. AU - Weber, C. AU - Yang, M. AU - Yeoh, A. AU - Zhang, K. PY - 2008 DA - 2008// TI - A 32 nm Logic Technology Featuring 2nd-Generation High-k + Metal-Gate Transistors, Enhanced Channel Strain and 0.171 μm2 SRAM Cell Size in a 291 Mb Array BT - IEDM Tech Dig ID - Natarajan2008 ER - TY - JOUR AU - Fukutome, H. AU - Hosaka, K. AU - Kawamura, K. AU - Ohta, H. AU - Uchino, Y. AU - Akiyama, S. AU - Aoyama, T. PY - 2008 DA - 2008// TI - Sub-30-nm FUSI CMOS Transistors Fabricated by Simple Method Without Additional CMP Process JO - IEEE Electron Dev Lett VL - 29 UR - https://doi.org/10.1109/LED.2008.2000915 DO - 10.1109/LED.2008.2000915 ID - Fukutome2008 ER - TY - JOUR AU - Bedell, S. W. AU - Majumdar, A. AU - Ott, J. A. AU - Arnold, J. AU - Fogel, K. AU - Koester, S. J. AU - Sadana, D. K. PY - 2008 DA - 2008// TI - Mobility Scaling in Short-Channel Length Strained Ge-on-Insulator P-MOSFETs JO - IEEE Electron Dev Lett VL - 29 UR - https://doi.org/10.1109/LED.2008.2000713 DO - 10.1109/LED.2008.2000713 ID - Bedell2008 ER - TY - BOOK AU - Sze, S. M. PY - 1981 DA - 1981// TI - Physics of Semiconductor Devices PB - Wiley CY - New York ID - Sze1981 ER - TY - JOUR AU - Thompson, S. AU - Packan, P. AU - Bohr, M. PY - 1998 DA - 1998// TI - MOS Scaling: Transistor Challenges for the 21st Century JO - Intel Technol J VL - Q3 ID - Thompson1998 ER - TY - BOOK AU - Brennan, K. F. PY - 2005 DA - 2005// TI - Introduction to Semiconductor Devices PB - Cambridge University Press CY - Cambridge UR - https://doi.org/10.1017/CBO9781139171373 DO - 10.1017/CBO9781139171373 ID - Brennan2005 ER - TY - JOUR AU - Nemnes, G. A. AU - Wulf, U. AU - Racec, P. N. PY - 2004 DA - 2004// TI - Nano-transistors in the LandauerBüttiker formalism JO - J Appl Phys VL - 96 UR - https://doi.org/10.1063/1.1748858 DO - 10.1063/1.1748858 ID - Nemnes2004 ER - TY - JOUR AU - Nemnes, G. A. AU - Wulf, U. AU - Racec, P. N. PY - 2005 DA - 2005// TI - Nonlinear I-V characteristics of nanotransistors in the Landauer-Büttiker formalism JO - J Appl Phys VL - 98 UR - https://doi.org/10.1063/1.2113413 DO - 10.1063/1.2113413 ID - Nemnes2005 ER - TY - JOUR AU - Wulf, U. AU - Richter, H. PY - 2010 DA - 2010// TI - Scaling in quantum transport in silicon nanotransistors JO - Solid State Phenomena VL - 156-158 UR - https://doi.org/10.4028/www.scientific.net/SSP.156-158.517 DO - 10.4028/www.scientific.net/SSP.156-158.517 ID - Wulf2010 ER - TY - JOUR AU - Wulf, U. AU - Richter, H. PY - 2010 DA - 2010// TI - Scale-invariant drain current in nano-FETs JO - J Nano Res VL - 10 UR - https://doi.org/10.4028/www.scientific.net/JNanoR.10.49 DO - 10.4028/www.scientific.net/JNanoR.10.49 ID - Wulf2010 ER - TY - JOUR AU - Ando, T. AU - Fowler, A. B. AU - Stern, F. PY - 1982 DA - 1982// TI - Electronic properties of two-dimensional systems JO - Rev Mod Phys VL - 54 UR - https://doi.org/10.1103/RevModPhys.54.437 DO - 10.1103/RevModPhys.54.437 ID - Ando1982 ER - TY - JOUR AU - Stern, F. PY - 1972 DA - 1972// TI - Self-Consistent Results for n-Type Si Inversion Layers JO - Phys Rev B VL - 5 UR - https://doi.org/10.1103/PhysRevB.5.4891 DO - 10.1103/PhysRevB.5.4891 ID - Stern1972 ER -